Virtex UltraScale+ Series

TPS-VU13P FPGA Platform 513

TPS-VU13P FPGA Platform 513

Virtex UltraScale+ XCVU13P

• System Logic Cells (K):3,780
• DSP Slices:12,288
• Memory (Mb): 454.5
• The system has 513 general purpose I/Os and 76 GTY transceivers on 7 high-speed connectors.
  • TPS-VU13P FPGA Platform 513
  • TPS-VU13P FPGA Platform 513
詳細介紹

TPS-VU13P 513

Empowering Large-Scale SoC Innovation with Scalable Capacity and Intelligent Control.

輕量化 Lite 機構、智慧監控、遠端部署:TPS m-View 讓硬體驗證更簡單、更可靠。

Lite & Flexible

輕量化機構設計,是 PoC 驗證與客戶現場演示 (Demo) 的完美工具。

Advanced Connectivity

提供 513 組 HP IO,支援靈活的子板擴充與高速訊號整合技術。

Smart Management

整合 TPS m-View 系統,支援遠端部署與即時環境監控,確保開發高穩定性。

降低部署門檻,加速原型驗證效率

TPS-VU13P 513 專為需要高度靈活性的研發場景打造。透過搭載 Xilinx Virtex UltraScale+ VU13P 核心,該平台在維持輕巧體積的同時,依然擁有強大的硬體加速能力。憑藉優異的高速訊號整合 (High-speed signal integrity) 實力,能有效協助開發者縮短上市時程 (Time-to-market)

  • PoC 演示首選: 輕量化設計極大化了硬體攜帶性與現場部署的便利性。
  • 智慧管理與高可靠性: 內建管理中心支援遠端燒錄、自我診斷 (Self-Test) 與自動斷電保護機制。
  • 卓越資源配置: 具備 3,780K 邏輯單元與 454.5Mb 內部記憶體,平衡效能與成本。
  • 多樣化接口: 支援多種規格 Daughter Cards,無縫接軌各類數位介面驗證需求。

Standard Configuration

標準化工業接口支援,優化 Debug 與系統整合流程:

USB 2.0 / Gigabit Ethernet / JTag / Micro SD Card

Encryption Security

軍規級硬體加密技術,確保 IC 設計 IP 之開發安全:

Support AES-Key 256-bit Encryption

Technical Specifications

TPS-VU13P 513 Hardware Resources
Process Technology 16nm Virtex UltraScale+ Architecture
System Logic Cell 3,780 K
VCCINT Core Power 200A
Internal Memory 454.5 Mb (Block RAM: 94.5Mb, Ultra RAM: 360Mb)
Transceivers Max Rate GTY: 16 Gbps
HP IO Count 513
GTY Transceivers 16 (TX/RX)
PCIe Compatibility Gen4 / Gen3 Supported
MIPI D-PHY 1.5 Gbps

Request Full Specifications

Detailed datasheets and technical documentation are available upon request.
Please contact our team for more information regarding the TPS-VU13P-513

Contact Our Technical Team